Alt Limit Üst Limit Belirleme Devresi

Başlatan FxDev, 24 Ağustos 2014, 01:39:38

FxDev

Bir projem için alt ve üst gerilim limitlerini belirleyip bunları almam gerekti. Bunun için genelde opamp kullanırım fakat opamp kullanılması istenmediğinden aşağıdaki gibi bir devre yaptım.

Devrede D1 ve D2 zener. Mosfetler logic level.
Örneğin devrenizin çıktısının 15V ile 30V arasında "0", diğer taraflarda "1" çıkmasını istiyorsunuz.
Vth~3V olarak kabul edildiğinde, D1=12V, D2=27V zener seçildiğinde bu olay gerçekleşiyormuş gibi gözüküyor. Proteustan doğrulandı.

Acaba kaçırdığım bir nokta olabilir mi içimden bir ses bu kadar kolay olmamalı diyor.

Grafikte; kırmızı girişe uygulanan gerilim, mavi Q1 mosfetinin gate gerilimi, sarı Q2 mosfetinin gate gerilimi, yeşil devrenin çıktısı.


Forumda bazı bağnaz kişiler tarafından engellenip, atıldım. Tüm bu bağnaz kişilere rağmen Atatürkçülüğü sonuna kadar savunacağım; onlar da bağnazlıklarında boğulacaklar. Haberleşme için: info[at]firatdeveci.com / ©firatdeveci.com - ße Different Everytime!

OG

#1
Kare dalga formunun geciş anındaki dikliği önemli değilse doğru.

Aynı yapıyı BJT ye de uyarlayabilirsiniz.  BJT de geçiş daha dik olacaktır.

BJT ye gectiğinizde Vce, Vbe yi bastıracak değerlerde olmasından endişe duyuluyorsa öyle bir sıkıntı olmaz.
Yani Q2 için Vce gerilimi, Q1 deki Vbe yi düşürebilecek seviyededir.
FORUMU İLGİLENDİREN KONULARA ÖM İLE CEVAP VERİLMEZ.

FxDev

Bir lineer çalışma kısmı söz konusu buna bende dikkat ettim ama sanki bu alan beni rahatsız etmeyecekmiş gibi gözüküyor. Diğer konuda pek problem gözükmüyor gibi.
Forumda bazı bağnaz kişiler tarafından engellenip, atıldım. Tüm bu bağnaz kişilere rağmen Atatürkçülüğü sonuna kadar savunacağım; onlar da bağnazlıklarında boğulacaklar. Haberleşme için: info[at]firatdeveci.com / ©firatdeveci.com - ße Different Everytime!