Entegre devrelerde reverse enginering

Başlatan z, 11 Haziran 2019, 17:05:47

z

Bana e^st de diyebilirsiniz.   www.cncdesigner.com

M.Salim GÜLLÜCE


z

#2
Bilgisayarin yapabilmesi lazim. Sonucta goruntu isleme.

Ustelik paternler oldukca keskin. Caddede hiz ihlali yapan araclarin plakasini gozleyen kameranin onunden sacma sapan bir suru obje gecerken burada belli basli goruntuler gececeginden sanki goruntu islemeyi bilenler icin basit bir is gibi.
Bana e^st de diyebilirsiniz.   www.cncdesigner.com

MC_Skywalker

MOS6502 CPU yu komple tersine mühendislikle şemasını çıkartmışlardı.

Hatta sadece transitörle yapmışlardı.

ARM için neden olmasın gerrçi ARM Cortex IP'sini VHDL olarak FPGA üzerinde kullanmak üzere veriyordu.(tam emin değilim.)
https://www.arm.com/resources/designstart
 

OptimusPrime

ARM in sadece IP si sifreli onun disinda her turlu dokumani kendi sitesinde gayet acik bir sekilde anlatilmis, tersine muhendislige gerek yok  :D Gecen kesme kontrolcusune bakmistim 200 sayfacik  :D

Ureticilerin yaptigi islem; ARM in IP si satin aliyorlar VHDL dilinde, sonra FPGA uzerinde cevre elemanlari yerlestirilip kendi islemcisini/mikrosunu olusturuyorlar. Test ediyorlar. En sonunda sistemin son halini VHDL dilinde cip ureticisine gonderiyorlar. Tezgah bu sekilde.
https://donanimveyazilim.wordpress.com || Cihân-ârâ cihân içredir ârâyı bilmezler, O mâhîler ki deryâ içredir deryâyı bilmezler ||

z

ARM'in Bolme komutunun low level yapisini ele geciren varsa ne olur haberim olsun.
Bana e^st de diyebilirsiniz.   www.cncdesigner.com