Uzun zamandır mhz bandında kullanıyordum , şöyle bi düzenliyim hem bir örnek bir çalışma olsun hemde iş görsün diye yeniden düzenledim .
Max 239.9mhz ölçtü ölüyorda 1 artmıyor ;D
Tam datashette yazan değerde çalışıyor max 4.16ns 1000/240mhz= 4.16
Çipi öyle yapmışlar ki 239MHZ de gayet stabil çalışıyor ama 1 mhz artınca sapıtıyor nasıl iş anlamadım.
119 Logic unite yiyor, zaten 240 tane var içinde, işin ilginci şematik tasarlayayın dedim belki daha az lojikle
işi halledebilirim hemde daha hızlı çalışır ama olmuyor, verilog un ürettiği kod şemetik çizmeden kat kat daha az unite yiyor çok ilginç değil mi ?.
Verilog kodu.
indir (http://s7.dosya.tc/server10/5362u0/freqcounter.rar.html)
https://www.youtube.com/watch?v=v1gZ6AafNlc
Eline sağlık. Fırsat bulursam bende VHDL ile 7 segment LCD'li yapamaya çalışayım.
Ölçülen sinyali CPLD'ye nasıl girdin? Shimit trriger, Opto vb.
Maxii nın clock giriş pinleri var 4 tane üretimden triggerli galiba pin seçerken görebilirsin, 10pf kapasitör kullandım girişte tabi colpitts osilatörle alakalı voltaj olayları..